terça-feira, 5 de abril de 2016

FSB

FSB

 Em PC, o barramento frontal (Front Side Bus ou FSB ) é o barramento de transferência de dados que transporta iformação entre a UCP e o northe bridge da placa mãe.
Alguns computadores também possuem um barramento traseiro (ou back side bus) o qual conecta a UCP à memória cache interna. Este barramento e a memória cache associada a ela podem ser acessados muito mais rapidamente do que a RAM do sistema através do barramento frontal.
A Largura da banda, teórico máximo do barramento frontal é determinado pelo produto da largura da via de dados, frequência de clock(ciclos por segundo) e a quantidade de transferências de dados realizadas por ciclo do clock. Por exemplo, um FSB com largura de32 bits (4 bytes) operando a uma frequência de 100 MHz e que realize 4 transferências por ciclo, possui uma largura de banda de 1600 megabaytes por segundo (MB/s).
A quantidade de transferências por ciclo de clock é dependente da tecnologia usada. Por exemplo, a GTL+ realiza uma transferência/ciclo, a EV62 transferências/ciclo e a AGTL+ 4 transferênciass/ciclo. A Intel denomina a técnica de 4 transferências por ciclo de quad pumping.
Deve ser observado que muitos fabricantes hoje em dia anunciam a capacidade do FSB em megatransfs por segundo (MT/s), não na frequência do clock do FSB em ,(MHz). Isto se deve ao fato de que a frequência real é determinada pela quantidade de transferências que podem ser realizadas a cada ciclo de clock, bem como pela frequência do clock. Por exemplo, se uma placa-mãe(ou processador) possui um FSB de 200 MHz e realiza 4 transferências por ciclo de clock, o FSB é dito como de 800 MT/s.

hypertransporte

 hypertransporte

conceito: 
HyperTransport ( HT ), anteriormente conhecido como relâmpago de Transporte de Dados (LDT ), é uma tecnologia de interligação de processadores de computador. É tem uma alta largura de banda paralela, serial bidirecional de baixa latência, é um link ponto-a-ponto , que foi introduzido em 02 de abril de 2001.O Consórcio HyperTransport é encarregado de promover e desenvolver a tecnologia HyperTransport.
HyperTransport também é mais conhecido como o barramento de sistema de arquitetura de modernos AMD de unidades centrais de processamento (CPUs) e os associados Nvidia, nForce de chipsets da placas-mãe. HyperTransport também tem sido usado pelo IBM utilizados pela Apple para os Power Mac G5 máquinas, bem como uma série de modernas MIPS sistemas.
Uma pequena atualização do AM2, foi lançada em 2007. Com placas e processadores baseados nos sockets AM2+, que fornecerão um barramento HyperTransport atualizado, operando com 2.0 GHz(o dobro do utilizado na AM2) e ofereceram suporte ao sistema avançado de gerenciamento de energia utilizado no Phenom. Este novo sistema de gerenciamento suporta o ajuste independete das frequencias de operações do processador e do controlador de memória, que reduzirá o consumo e a dissipação térmica do processador. Estas inovações técnicas, não terá um impacto direto sobre o desempenho.

QPI

QPI

conceito:
  Quickpath interconnect é uma conexão ponto-a-ponto unidirecional de alta velocidade, disponibilizada e desenvolvida na segunda metade de 2008 pelo Intel MMDC (Massachusetts Microprocessor Design Center) e membros da DEC Alpha's Development Group (adquirida pela Intel). É usado em prossesadores para comunicação com dispositivos de I/O, tais como placas de vídeo e controladoras. Com a implementação do Quickpath em seus processadores, os mesmos passam a utilizar uma arquitetura de conexão direta para comunicação externa. Os processadores que implementam o Quickpath como o core i7 contam ainda com um controlador de memória DDR3 integrado de 3 canais, o que aumenta a largura de banda total do processador e particularmente diminui a latência de acesso a memória, já que com o controlador implementado diretamente no die do processador, a memória é acessada diretamente, o que não acontecia com o legado Front Side Bus, onde os dados que trafegavam entre a memória e o processador passavam por esse barramento, criando assim um gargalo.

Dmi

 Dmi

conceito:
  Direct Media Interface ( DMI ) e uma ligação entre a ponte norte e ponte sul em um computador  . Foi usado pela primeira vez entre os chipsets 9xx e do ICH6, lançado em 2004. chipsets anteriores da Intel tinha usado na interface do hub para executar a mesma função, e chipsets de servidor usar uma interface similar chamado Empresa Southbridge interface (ESI). Enquanto o "DMI" nome remonta ICH6, Intel obriga combinações específicas de dispositivos compatíveis, de modo que a presença de um interface de DMI não garante, por si só que a combinação ponte norte-Southbridge particular é permitido.
Ações DMI muitas características com PCI express , utilizando pistas múltiplas e  de sinalização diferencial para formar um link ponto-a-ponto. A maioria das implementações usar um × 4 link, enquanto alguns sistemas móveis (por exemplo, 915GMS, 945GMS / GSE / GU eo atom N450) usar um × 2 link, reduzir para metade a largura de banda. A implementação original dispõe de 10 Gbit / s em cada direção usando um × 4 link.
DMI 2.0 , introduzido em 2011, dobra a taxa de transferência de dados até 2 GB / s com um × 4 link. Ele é usado para conectar um processador Intel CPU com o Intel  (PCH), que substitui a implementação histórico de um northbridge e southbridge separado. 
DMI 3.0 , lançado em Agosto de 2015, permite que o 8  GT taxa de transferência / s por pista, para um total de quatro pistas e 3,93 GB / s para o link CPU-PCH. É usado por variantes de duas fichas dos Intel Skylake microprocessadores, os quais são utilizados em conjunto com   algumas variantes de Skylake terá o PCH integrados no molde, de forma eficaz seguindo o sistema de chips (SoC) a disposição de projeto.  em 9 de Março de 2015, a Intel anunciou o Xeon D baseado em Broadwell como sua primeira plataforma para incorporar plenamente a PCH em uma configuração SoC. 

Soquete 1366


Soquete 1366:

É um padrão de soquetes que foi desenvolvido pela Intel, e projetado para substituir o modelo de soquete LGA 771. Sendo direcionado como modelo padrão da Intel, o soquete LGA 1366 tem o seu uso direcionado a processadores high-end, da família Nehalem e da família Xeon.
Características:
Inicialmente conta com uma vantagem em relação ao seu antecessor a LGA 771, a possibilidade dos novos padrões projetados para ela, trabalharem com uma controladora de memória embutida no próprio processador. Dessa forma, não será mais o chipset que determinará a tecnologia da memória suportada, mas sim o processador.
Arquitetura:
Core i7

"Bloomfield"

ModeloArquiteturaCache L2Cache L3VelocidadeI/O Bus
i7-92045nm4 x 256 KB8MB2.667GHz1 x 4.8 GT/s QPI
i7-94045nm4 x 256 KB8MB2,93 GHz1 x 4.8 GT/s QPI
i7-95045nm4 x 256 KB8MB3.067GHz1 x 4.8 GT/s QPI
i7-96045nm4 x 256 KB8MB3.200GHz1 x 4.8 GT/s QPI

Xeon (up/dp)Dual core 

ModeloArquiteturaCache L2Cache L3VelocidadeI/O Bus
Xeon E550245nm2 x 256 KB4MB1.867GHz2 x 4.8 GT/s QPI
Xeon L550845nm2 x 256 KB8MB2,000 GHz2 x 5.86 GT/s QPI

Core i7 Extreme

ModeloArquiteturaCache L2Cache L3VelocidadeI/O Bus
i7-965 Extreme Edition45nm4 x 256 KB8MB3.200GHz1 x 6.4 GT/s QPI
i7-975 Extreme Edition45nm4 x 256 KB8MB3,333 GHz1 x 6.4 GT/s QPI
Modelos:

soquete 1150


soquete 1150 :

 LGA 1150 , ou também Soquete H3, é o soquete desenvolvido pela Intel, especificamente para a microarquitetura Haswell.

O LGA 1150 foi desenvolvido para ser o substituto do LGA 1155 (ou soquete H2)
Características: o LGA 1150 possui 1150 pinos que fazem contato com a superfície do processador. Os coolers dos soquetes LGA 1155 e 1156 serão totalmente compatíveis com o soquete 1150.
Litografia:

NúcleosVelocidade do clockMemória cacheLitografiaData de lançamento
Mínimo 2 1.1 GHz 2 MB 22 nm Q2’13
Mínimo 4 3.8 GHz 8 MB 22 nm Q3’14

Pentium
NúmeroNúcleosVelocidade do clockSmart CacheLitografiaData de lançamento
G3450T22.9 GHz3 MB22 nmQ3’14
G346023.5 GHz3 MB22 nmQ3’14
G325023.2 GHz3 MB22 nmQ3’14
G3250T22.8 GHz3 MB22 nmQ3’14
G325823.2 GHz3 MB22 nmQ2’14
G345023.4 GHz3 MB22 nmQ2’14
G344023.3 GHz3 MB22 nmQ2’14
G3440T22.8 GHz3 MB22 nmQ2’14
G324023.1 GHz3 MB22 nmQ2’14
G3240T22.7 GHz3 MB22 nmQ2’14
G322023 GHz3 MB22 nmQ3’13
G3220T22.6 GHz3 MB22 nmQ3’13
G342023.2 GHz3 MB22 nmQ3’13
G3420T22.7 GHz3 MB22 nmQ3’13
G343023.3 GHz3 MB22 nmQ3’13
G3320TE22.3 GHz3 MB22 nmQ3’13
Modelos :

Soquete 2011

Soquete 2011

SOQUETE LGA 2011

    LGA 2011, ela é também conhecida como Soquete R, é um soquete de CPU utilizado pela Intel.
Ele foi lançado pela Intel em 14 de Novembro de 2011, que veio para fazer a substituição do Intel LGA 1366 (Soquete B) e LGA 1567, estes soquetes em plataformas de Desktops e de servidores de desempenho HIGH-END. soquete LGA 2011 tem pinos salientes que tocam que tocam os pontos de contato na parte de baixo do processador.

Soquete LGA 2011
 Processador LGA 2011



   O Soquete LGA 2011 ele é utilizado pelo Sandy Bridge-E / EP e Ivy Bridge correspondente ao chipset x79.

- LGA 2011-1, é uma versão atualizada do LGA 2011 que é o sucessor do LGA 1567, é usado para Ivu Bridge –EX (Xeon E7 v2) e Haswell-EX (Xeon E7 v3).

- LGA 2011-v3 que é correspondente ao Chipset X99 (Também conhecida como LGA 2011-3) é outra geração atualizada do soquete, usada para Haswell-e e Haswell-EP CPUs.
Os processadores Intel Soquete LGA 2011 trabalham com a arquitetura de (32 Nm).

Intel Xeon E5-2630V3

Intel Core I7-5820K Haswell-E


  No Soquete LGA 2011 só pode ser usado estes dois tipos de Porcessadores o Intel Core I7 eIntel Xeon